3月30日、Ethereum L2プロジェクトのLineaはTwitterを通じて、RISC-Vアーキテクチャへの移行を発表しました。 この変更の主な理由は、各Ethereumハードフォークごとに制約モジュールの完全な書き直しが必要となるため、チームは最先端のパフォーマンスの向上よりも、複雑さの管理に集中せざるを得なくなっていることです。 RISC-Vは32のレジスタと約40の命令しか持たず、これにより証明システムの追跡範囲を狭めることができ、リアルタイムでの構築が可能となり、証明者はすぐに証明フラグメントの処理を開始できます。 さらに、RISC-Vは実行トレースが狭く、Type-1互換性を持ちながら、zkC(制約ネイティブ言語)、VortexおよびArcane(証明・集約スタック)、そして形式的検証もサポートしています。 Lineaは、この動きがEthereum Foundationが推進しているRISC-Vロードマップと非常に整合していると述べており、今後数週間以内により詳細な技術情報が発表される予定です。
Linea、RISC-Vアーキテクチャへの移行
3月30日、Ethereum L2プロジェクトのLineaはTwitterを通じて、RISC-Vアーキテクチャへの移行を発表しました。
この変更の主な理由は、各Ethereumハードフォークごとに制約モジュールの完全な書き直しが必要となるため、チームは最先端のパフォーマンスの向上よりも、複雑さの管理に集中せざるを得なくなっていることです。
RISC-Vは32のレジスタと約40の命令しか持たず、これにより証明システムの追跡範囲を狭めることができ、リアルタイムでの構築が可能となり、証明者はすぐに証明フラグメントの処理を開始できます。
さらに、RISC-Vは実行トレースが狭く、Type-1互換性を持ちながら、zkC(制約ネイティブ言語)、VortexおよびArcane(証明・集約スタック)、そして形式的検証もサポートしています。
Lineaは、この動きがEthereum Foundationが推進しているRISC-Vロードマップと非常に整合していると述べており、今後数週間以内により詳細な技術情報が発表される予定です。