Chip, grande nouvelle ! L'Académie chinoise des sciences annonce : lancement ! Tencent, Alibaba, ByteDance et d'autres participent

robot
Création du résumé en cours

Pour investir en bourse, regardez les notes d’analyse de l’analyste Jin Qilin : faisant autorité, professionnelles, opportunes, complètes—pour vous aider à identifier des opportunités de thèmes porteurs !

Grande nouvelle pour les puces !

Le 26 mars, lors de la 2026 Zhongguancun Forum Annual Conference, au forum technologique « Écosystème RISC-V de la cinquième génération d’instructions simplifiées », l’Académie chinoise des sciences a publié une série de résultats importants sur des percées clés en matière de technologies dans le domaine RISC-V, la coopération industrielle et l’éducation et la formation des talents. Elle a lancé deux résultats majeurs, à savoir le système de calcul open source « Xiangshan », ainsi que l’« 如意 » système d’exploitation natif RISC-V. Dans le même temps, elle a officiellement lancé le prochain plan de recherche et développement conjoint pour le processeur RISC-V hautes performances open source de la prochaine génération « Kunminghu » et pour « 如意 » le système d’exploitation.

En tant que « technologie fondamentale » de l’industrie des puces, l’architecture du jeu d’instructions constitue le socle de base, au niveau inférieur, pour la conception des puces processeur. Grâce à ses caractéristiques centrales open source, flexibles et efficaces, la cinquième génération d’instructions simplifiées RISC-V, sans avoir à payer des frais de brevet, et en permettant des modifications autonomes, est devenue un levier permettant de rompre avec les voies techniques traditionnelles et de construire un nouvel écosystème mondial de processeurs partagés. C’est aussi une voie technique importante pour que notre pays surmonte les barrières d’écosystème liées aux puces et développe une puissance de calcul autonome et contrôlable.

Les performances du processeur RISC-V hautes performances open source « Xiangshan » publiées cette fois-ci atteignent un niveau avancé à l’échelle internationale. Bao Yungang, vice-directeur de l’Institut de calcul de l’Académie chinoise des sciences, a indiqué que le cœur du processeur « Xiangshan » (Kunminghu) est, à l’heure actuelle, le cœur de processeur RISC-V open source offrant les performances les plus élevées et le plus actif au monde. Du côté des terminaux, « Xiangshan » (Nanhuj ) couvre l’ensemble des scénarios, de ceux des centres de données, du calcul intelligent aux scénarios terminaux. Par ailleurs, l’équipe a, en parallèle, conçu le premier réseau d’interconnexion on-chip open source pour centre de données au monde, « Wenyuhe », ainsi que le premier IP d’interconnexion on-chip open source pour terminaux, « Zhujiang » ; elle a ainsi comblé d’un coup l’espace technologique dans le domaine des interconnexions on-chip open source hautes performances, faisant de « Xiangshan » un système de processeurs RISC-V open source hautes performances leader à l’international.

À noter que « Xiangshan » a déjà réussi une mise en production à l’échelle industrielle. Dans l’industrie mondiale, c’est la première fois qu’une livraison produit de niveau commercial et une application à grande échelle sont réalisées pour des puces open source hautes performances. Bao Yungang a déclaré que la clé de la mise en production industrialisée de « Xiangshan » est de maîtriser la voie d’innovation permettant de faire atterrir des puces open source hautes performances dans l’industrie. L’Académie chinoise des sciences a uni ses efforts avec Pékin pour créer l’Institut de recherche sur les puces open source de Beijing. Grâce au modèle open source, des dizaines d’entreprises leaders du secteur sont rassemblées, permettant une double impulsion—à la fois pour la recherche et développement technologique et pour les besoins industriels.

À l’heure actuelle, plusieurs entreprises, telles que Jinjitiankong, Lanshen Power Computing, Chengdong Technology, Yisaiwei Computing, etc., ont déjà lancé avec succès des produits de puces commerciales à partir du processeur « Xiangshan », réduisant fortement les coûts de R&D des entreprises et faisant progresser les puces open source, passant véritablement du laboratoire à des lignes de production à grande échelle.

Le système d’exploitation natif « 如意 » publié en même temps que « Xiangshan » constitue le support logiciel central des puces de la série « Xiangshan ». Il prend en charge de manière exhaustive les normes internationales, renforçant davantage les bases de logiciels open source dont notre pays est à l’initiative. Wu Yanjun, vice-directeur de l’Institut des logiciels de l’Académie chinoise des sciences, a déclaré que la coopération matérielle-logicielle est la clé de la construction de l’écosystème RISC-V. Le système « 如意 » a réalisé une adaptation et une optimisation approfondies avec des cœurs matériels « Xiangshan » et d’autres matériels clés d’origine nationale. Il a ainsi transformé radicalement les douleurs de l’industrie, où le matériel et le logiciel faisaient chacun de leur côté des avancées, avec une faible compatibilité des ensembles, et des capacités de coopération faibles, tout en faisant passer l’écosystème RISC-V de notre pays de « percées séparées du matériel et du logiciel » à « innovation conjointe soft-hardware et intégration d’écosystème ».

À ce jour, « Xiangshan » et « 如意 », menés en tête, ont déjà formé une communauté de base open source, pilotée par notre pays, afin de consolider les fondations écosystémiques pour le développement de l’industrie des puces open source.

Sur le site du forum, le plan de recherche et développement conjoint du prochain processeur RISC-V hautes performances open source « Kunminghu » de la prochaine génération et le plan de développement conjoint du système « 如意 » ont officiellement été lancés. Selon un journaliste, le plan conjoint de la prochaine génération de « Kunminghu » se concentrera sur la réalisation de recherches autour de performances plus élevées, d’une consommation électrique plus faible, d’une compatibilité plus forte et d’une protection de sécurité plus complète, afin d’améliorer continuellement la compétitivité mondiale de « Xiangshan » dans le domaine du calcul haute performance. Le plan de développement conjoint « 如意 » rassemblera des forces sur toute la chaîne allant des universités et instituts de recherche à l’industrie, en concevant des équipes de R&D transdisciplinaires et transindustrielles pour mettre en œuvre, de manière unifiée et cohérente, la recherche et développement technologique, l’adaptation aux scénarios et la compatibilité de l’écosystème. Des dizaines d’unités, dont China Mobile, China Telecom, ZTE, Alibaba, Tencent, ByteDance, etc., participeront à des efforts de coopération et de percées technologiques, couvrant l’ensemble de la chaîne industrielle, des puces, des systèmes d’exploitation, des terminaux, jusqu’aux applications, afin d’accélérer la formation d’un système d’innovation où universités, recherche et industrie sont étroitement intégrées.

		Déclaration de Sina : cette information est une republication d’un média partenaire de Sina. Le site Sina.com publie cet article dans le seul but de transmettre davantage d’informations et ne signifie pas une approbation de ses points de vue ou une confirmation des descriptions. Le contenu de l’article est uniquement fourni à titre de référence et ne constitue pas un conseil en investissement. Les investisseurs agissent selon leurs propres décisions ; les risques sont assumés par eux-mêmes.

Des informations massives, une interprétation précise : tout est sur l’application Sina Finance

Responsable : Song Yafang

Voir l'original
Cette page peut inclure du contenu de tiers fourni à des fins d'information uniquement. Gate ne garantit ni l'exactitude ni la validité de ces contenus, n’endosse pas les opinions exprimées, et ne fournit aucun conseil financier ou professionnel à travers ces informations. Voir la section Avertissement pour plus de détails.
  • Récompense
  • Commentaire
  • Reposter
  • Partager
Commentaire
Ajouter un commentaire
Ajouter un commentaire
Aucun commentaire
  • Épingler