Estrela Yuan Jing Suan divulga roteiro de chips de 1nm

Recentemente, a Xingyuan Jing Suan lançou oficialmente um roteiro tecnológico para chips de alta eficiência energética de integração heterogênea avançada de 1nm, voltado para 2030, com o objetivo de alcançar, até aproximadamente 2030, uma capacidade de computação espacial equivalente de 10 terawatts (TW) por ano.
Através da combinação da alta eficiência energética intrínseca de materiais bidimensionais com embalagens avançadas, pretende-se alcançar uma saída de capacidade de 10 terawatts de forma mais compacta, superando em gerações as fábricas tradicionais de silício em relação à relação energia-produção.
O plano inclui a maior parte da capacidade de computação sendo implantada em nós de computação espacial, fornecendo suporte em tempo real para dispositivos globais por meio de uma ligação coordenada entre o espaço e a terra.

Ver original
Esta página pode conter conteúdos de terceiros, que são fornecidos apenas para fins informativos (sem representações/garantias) e não devem ser considerados como uma aprovação dos seus pontos de vista pela Gate, nem como aconselhamento financeiro ou profissional. Consulte a Declaração de exoneração de responsabilidade para obter mais informações.
  • Recompensa
  • Comentar
  • Republicar
  • Partilhar
Comentar
Adicionar um comentário
Adicionar um comentário
Nenhum comentário
  • Fixar