Alibaba avança para a fortaleza do chip central de IA

Desde o início do ano, a febre de agentes impulsionada pelo OpenClaw “Lagosta” dispensou comentários, e a demanda potencial por semicondutores que ela gerou já elevou muitos vendedores a um nível quase divino.

Em 24 de março, a Alibaba DAMO Academy revelou seus principais produtos de chips — o novo CPU de última geração Xuantie C950 e o CPU de alta eficiência Xuantie C925. Seus objetivos são claros — atender à demanda de hardware para os agentes de IA que explodiram este ano.

Na indústria, considera-se que, em termos de parâmetros como frequência de clock, esta é a primeira vez que um CPU de arquitetura RISC-V de código aberto apresenta desempenho de núcleo único realmente compatível com os segmentos superiores da ARM/x86, atingindo o desempenho de servidores comerciais de verdade em threads únicas.

No passado, a impressão que se tinha do RISC-V era de produtos de baixo custo, margens marginais e leves. Após a era da IA com agentes, essa percepção está mudando.

Antes, o gargalo da IA concentrava-se na capacidade de GPU, mas na fase de Agentic AI, os limites começaram a se espalhar para memória, IO e gerenciamento de sistema. O paradigma de cálculo está mudando de uma GPU única para arquiteturas heterogêneas.

Ao contrário das chips tradicionais que buscam FLOPS, esses CPUs RISC-V não enfatizam a velocidade de cálculo, mas sim a organização do poder de processamento disperso, tornando-se o centro operacional dos sistemas de IA.

Lu Da, presidente do conselho da Fundação RISC-V Internacional, afirmou diretamente à Wall Street Jingwen: “Atualmente, há uma grande demanda no mercado — é necessário ver grandes empresas internacionais adotando RISC-V como produto principal.”

Para a Alibaba DAMO Academy, anos de preparação finalmente culminam no momento de monetizar essa riqueza potencial.

Impacto no segmento de alta performance

Na era do AI Agent, a Alibaba busca definir o padrão de CPU de alta gama sob novas demandas.

Em 24 de março, a DAMO lançou o novo CPU de flagship Xuantie C950, baseado na arquitetura de código aberto RISC-V. Além disso, o C950 aproveita as características abertas do RISC-V, equipado com um acelerador de IA desenvolvido internamente, suportando nativamente modelos de grande escala como Qwen3 e DeepSeekV3, com bilhões de parâmetros.

Diferente de arquiteturas fechadas tradicionais, o RISC-V aberto, flexível e customizável é amplamente considerado uma arquitetura “nascida para IA”, podendo transformar o cenário atual da indústria de chips.

Desta vez, o RISC-V deu um passo decisivo em direção ao alto desempenho.

Por exemplo, o Xuantie C950 quebrou a barreira de 70 pontos no benchmark SPECint2006, com desempenho de núcleo único superior a 22/GHz, atingindo uma frequência máxima de 3,2 GHz, além de rodar modelos de trilhões de parâmetros de forma fluida.

Isso elimina a etiqueta de produto de baixo custo do RISC-V, avançando para as pistas mais centrais de computação de alto desempenho e IA.

Na visão da indústria, se o RISC-V conseguir consolidar sua posição em cenários de alta performance e IA, deixará de ser apenas uma alternativa barata e flexível, passando a influenciar a divisão de tarefas na ecologia de chips e a competir de frente com arquiteturas como x86 e Arm.

O mais importante nesta C950 não é apenas o desempenho, mas a “usabilidade”. Muitas campanhas de chips focam em desempenho extremo, mas o que realmente determina a implementação em escala é se o chip consegue rodar cargas de trabalho reais de forma estável, não apenas pontuações de benchmark.

A DAMO realizou testes conjuntos usando cargas clássicas de servidores como MySQL, Redis, Nginx e OpenSSL. Os resultados mostraram que, após otimizações de hardware e software, o C950 atingiu o nível de primeira linha do setor, com melhorias de mais de 30% em desempenho de rede e armazenamento em nuvem em relação a alguns produtos mainstream.

Ou seja, o C950 não é apenas para laboratórios, mas está tentando entrar em cenários mais realistas de computação em nuvem, IA generativa, computação de alta performance e edge computing.

Além disso, suporta todas as funcionalidades padrão e expansões opcionais do RVA23.1, indicando que sua ecologia de software, compatibilidade de sistema e adaptação à plataforma estão se aproximando de plataformas de nível servidor, automotivas e IA.

Para o RISC-V, essa capacidade de padronização é crucial, pois determina se essa arquitetura pode realmente ingressar nos principais sistemas operacionais e cadeias industriais.

O cientista-chefe da DAMO, Meng Jianyi, afirmou que, embora o RISC-V esteja se infiltrando amplamente em terminais inteligentes, automóveis, eletrodomésticos e telecomunicações, ainda há obstáculos de desempenho e barreiras na ecologia de software. Só ao lançar produtos de alto desempenho de referência o RISC-V poderá realmente aproveitar as oportunidades da era IA, competindo de igual para igual com arquiteturas tradicionais e abrindo mercado de aplicações.

Por isso, o lançamento do novo CPU Xuantie C950 é tão valorizado pelo mercado.

Anos de preparação

Antes, o mercado via o poder de cálculo de IA como domínio exclusivo de GPUs, mas a era do Agentic AI é diferente.

Quando o sistema não é mais utilizado por uma única pessoa, mas por inúmeros agentes operando simultaneamente, fatores como chamadas de tokens, carregamento de KV-Cache, latência do primeiro token, tarefas em série e troca de tarefas concorrentes elevam a importância do CPU.

Meng Jianyi destacou que, devido à capacidade dos modelos de ultrapassar certos limiares, no futuro haverá uma grande quantidade de tarefas interativas com IA, o que exige uma nova concepção de arquitetura de CPU. Assim, a CPU precisa ser redesenhada para a era IA.

Nesse momento, o CPU deixa de ser um coadjuvante ao lado da GPU e passa a ser o centro de gerenciamento de tarefas e fluxo de dados do sistema.

A DAMO lançou duas engines de IA nativas RISC-V: a engine de vetores ultra-wide de 4K e a engine de matrizes, ambas integradas ao CPU, tentando eliminar gargalos de cópia de dados e fundir computação geral com IA de forma nativa.

Mais importante, já conseguem rodar modelos de ponta como Qwen3 e DeepSeekV3 em sua versão completa: Qwen3 com velocidade de 34 tokens por segundo e latência de 3,4 segundos para o primeiro token; DeepSeekV3 com velocidade de 18 tokens por segundo e latência de 1,7 segundos.

Isso significa que o RISC-V CPU suporta nativamente modelos de bilhões de parâmetros pela primeira vez, mudando seu posicionamento de arquitetura: de CPU geral para o centro de computação da era IA Agent.

Meng Jianyi revelou que já estão trabalhando em inferência, com vários modelos de diferentes tamanhos na plataforma de Qwen, e que a primeira rodada de modelos será adaptada primeiramente ao Xuantie. Isso marca a primeira vez que o RISC-V CPU suporta nativamente modelos de bilhões de parâmetros, mudando seu papel na arquitetura de chips.

Na verdade, a Alibaba não começou a trabalhar com RISC-V hoje.

Desde 2018, a Alibaba foi uma das primeiras equipes domésticas a explorar RISC-V. Em 2019, lançou o Xuantie C910, um dos CPUs RISC-V de maior desempenho na indústria, ultrapassando 2 GHz e elevando o Specint2006 para 7/GHz.

Na época, já se percebia que o RISC-V não tinha limite de desempenho natural. Posteriormente, o C910 começou a ter aplicações reais.

Huang Shaorui, gerente do centro de P&D da Allwinner, recorda que eles começaram a usar RISC-V em nossos produtos em 2019. Apesar das dificuldades iniciais devido à ecologia ainda imatura, com o desenvolvimento do ecossistema, hoje a implantação de soluções relacionadas é quase instantânea.

Em 2024, a DAMO, em parceria com o Instituto de Software da Academia Chinesa de Ciências, criou o primeiro notebook RISC-V operacional do mundo, e a Scaleway, provedora de nuvem europeia, lançou o primeiro serviço de nuvem RISC-V global. Todas essas bases de computação vêm do C910. Em 2025, o Xuantie C930 ultrapassará a barreira de entrada para chips de servidores.

Essa trajetória mostra claramente que a Alibaba está focada em evoluir o Xuantie de uma arquitetura de baixo desempenho para uma de alta performance, comercializável e de nível servidor, geração após geração.

Meng Jianyi admite que transformar padrões em IPs e produzir chips em escala leva tempo. Diante de obstáculos, as principais empresas precisam de paciência, investimentos de longo prazo e visão de 5 a 10 anos para o ecossistema.

Ecologia de grande escala

A verdadeira barreira não é apenas o CPU, mas a arquitetura, ecologia, padrões e colaboração industrial. A Alibaba está construindo um ecossistema aberto completo em torno do RISC-V.

Recentemente, a DAMO lançou a plataforma Flex, que empacota modelagem de processadores, ambiente de desenvolvimento e ferramentas de software, permitindo que clientes usem CPUs Xuantie de alto desempenho padronizadas ou façam customizações profundas.

No ano passado, o Xuantie foi utilizado por 35 clientes em 38 modificações de baixo nível de CPU, com mais da metade focada em aceleração de IA, otimizações de armazenamento e melhorias de confiabilidade. Isso mostra que a Alibaba não vende apenas IP, mas está plataformaizando sua capacidade de fabricação de chips. Quanto à fragmentação de customizações, Lu Dai acredita que a maior vantagem do RISC-V é sua flexibilidade de customização, evoluindo de extensões exploradas autonomamente para padrões oficiais, sem impedir inovação, mas promovendo iteração contínua no ecossistema aberto.

Meng Jianyi também compartilha essa visão, dizendo que o ecossistema exige que o sistema operacional de base siga padrões, e que a liberdade de inovação acima deles é fundamental para a vitalidade contínua do RISC-V.

Para os clientes industriais, isso reduz a barreira para chips de alta gama personalizados; para o ecossistema RISC-V, significa que ele não é mais apenas uma ideia de código aberto, mas uma via concreta de aplicação industrial.

Huang Shaorui comentou que, com a crescente demanda por poder de cálculo em robôs inteligentes e outros produtos, a escolha do Xuantie se deve ao seu investimento contínuo e à sua compatibilidade com o portfólio de SoCs de ponta.

Jiang Tao, vice-presidente de recursos da Nanjing Chipsee, exemplificou com chips de alimentação complexa, dizendo que sem o suporte do núcleo de ecologia aberta do DAMO, seria difícil para uma empresa de energia lidar com o aumento de poder de cálculo, especialmente com a crescente digitalização de chips.

Embora o RISC-V ainda seja como um “jovem” que precisa de apoio conjunto, sua competitividade de custo e modularidade o tornam uma arma poderosa para empresas que buscam avançar em produtos de alta gama e superar concorrentes.

Além disso, a Alibaba também participa ativamente na definição de padrões do RISC-V, liderando a padronização de chips de servidores, contribuindo para normas como BRS e RPMI, e promovendo discussões na comunidade Matrix.

Como Meng Jianyi afirmou, eles abandonaram as limitações de ecologia de NPUs tradicionais, optando por construir motores de aceleração de IA baseados em padrões como RVV dentro do grande ecossistema RISC-V, estabelecendo uma base para a prosperidade futura.

Isso não é apenas competição de produtos, mas uma disputa pela hegemonia na narrativa do ecossistema.

Entrevista com líderes e especialistas

Pergunta do全天候科技: Quais são os obstáculos atuais no desenvolvimento do RISC-V?

Meng Jianyi: O principal obstáculo é o tempo. Nosso processo é transformar um padrão RISC-V em IP, fabricar chips, e escalar a produção. Esse ciclo leva anos. Este é o quarto grande evento de ecologia Xuantie, realizado em Xangai. Em quatro anos, a expectativa é que um bilhão de unidades de RISC-V sejam produzidas por essas empresas, formando uma base sólida. Começamos essa cooperação há quatro anos.

Pergunta: Com o GTC da Nvidia recente, percebe-se uma mudança na demanda por poder de cálculo, com novos CPUs para data centers. Como responder às mudanças na demanda de cálculo mais refinada?

Meng Jianyi: Este ano será um grande ano para inferência. Os modelos já ultrapassaram certos limites, e seu uso será mais profundo. Para transformar isso em produtividade, precisamos de agentes de IA interativos em grande escala, o que exige novas arquiteturas de CPU. A Nvidia, por exemplo, redefiniu sua arquitetura com o Vera, que possui recursos de alta capacidade de cálculo, segurança e IO. Os servidores atuais estão sendo redesenhados com chips maiores e mais próximos, mudando toda a arquitetura de CPU. Portanto, a arquitetura de CPU está passando por uma transformação. Além disso, há questões de poder de cálculo que já estamos abordando.

Pergunta: Quais são as estratégias atuais?

Meng Jianyi: Nosso Xuantie C950 foi otimizado para esse cenário, com alta performance, bom acesso e segurança, alinhando-se a essas demandas.

Pergunta: Com a transição para IA física, quais oportunidades o RISC-V tem em relação a outros chips?

Huang Shaorui: A Allwinner foca em produtos de ponta e de borda. Desde 2019, usamos RISC-V em nossos produtos. Apesar das dificuldades iniciais, o ecossistema evoluiu rapidamente, e hoje a implantação é quase instantânea. Para IA física, há oportunidades em aplicações de robótica, onde a necessidade de CPU geral mais IA é maior. O RISC-V está explorando essa direção, com modelos de alta eficiência e integração com sensores e segurança, ajudando a acelerar a transformação de setores industriais.

Pergunta: Quais grandes clientes já usam RISC-V?

Lu Dai: Empresas grandes, como a Alibaba, estão fazendo isso. No cenário internacional, grandes corporações também adotam RISC-V como produto principal, o que faz diferença.

Pergunta: O modelo Qwen usa os chips Xuantie para inferência e treinamento?

Meng Jianyi: Ainda não treinamos com eles, mas já usamos para inferência. Muitos modelos de Qwen já estão adaptados ao nosso ecossistema Xuantie.

Pergunta: Xangai tem vantagens na comunidade de código aberto?

肖建宏: A China avançou muito na indústria de semicondutores nos últimos anos. Nosso país já publica uma parcela significativa de trabalhos em conferências internacionais. Desde 2017, estamos envolvidos na evolução do ecossistema RISC-V, enfrentando dificuldades iniciais, mas com avanços contínuos. Em 2024, criamos o primeiro notebook RISC-V estável do mundo, e em 2025, o Xuantie C930 ultrapassará a barreira de entrada para chips de servidores. Nosso foco é evoluir o Xuantie de uma arquitetura de baixo desempenho para uma de alta performance, comercializável e de nível servidor, geração após geração.

Pergunta: Como a implementação de um chip unificado e padronizado foi possível?

Meng Jianyi: Nosso C950 combina desempenho geral com extensões específicas. Estamos expandindo o padrão RISC-V com instruções adicionais, otimizando armazenamento e rede, e promovendo sua padronização. Assim, podemos oferecer produtos de nicho mais avançados, com potencial de se tornarem padrão no futuro. Nosso objetivo é fornecer essa capacidade a todos, incentivando inovação e competição.

Pergunta: Como a indústria de energia e componentes de potência se encaixa na estratégia RISC-V?

姜涛: Na Nanjing Chipsee, produzimos fontes de energia de alta potência. Com o aumento do poder de cálculo, a gestão de energia se torna mais complexa. Sem o suporte do núcleo de ecologia aberta do DAMO, seria difícil para uma empresa de energia lidar com o aumento de poder de cálculo, especialmente com a crescente digitalização de chips.

Embora o RISC-V ainda seja como um “jovem” que precisa de apoio conjunto, sua competitividade de custo e modularidade o tornam uma arma poderosa para empresas que buscam avançar em produtos de alta gama e superar concorrentes.

Além disso, a Alibaba também participa ativamente na definição de padrões do RISC-V, liderando a padronização de chips de servidores, contribuindo para normas como BRS e RPMI, e promovendo discussões na comunidade Matrix.

Como Meng Jianyi afirmou, eles abandonaram as limitações de ecologia de NPUs tradicionais, optando por construir motores de aceleração de IA baseados em padrões como RVV dentro do grande ecossistema RISC-V, estabelecendo uma base para a prosperidade futura.

Isso não é apenas competição de produtos, mas uma disputa pela hegemonia na narrativa do ecossistema.

Entrevista com líderes e especialistas

Pergunta do全天候科技: Quais são os obstáculos atuais no desenvolvimento do RISC-V?

Meng Jianyi: O principal obstáculo é o tempo. Nosso processo é transformar um padrão RISC-V em IP, fabricar chips, e escalar a produção. Esse ciclo leva anos. Este é o quarto grande evento de ecologia Xuantie, realizado em Xangai. Em quatro anos, a expectativa é que um bilhão de unidades de RISC-V sejam produzidas por essas empresas, formando uma base sólida. Começamos essa cooperação há quatro anos.

Pergunta: Com o GTC da Nvidia recente, percebe-se uma mudança na demanda por poder de cálculo, com novos CPUs para data centers. Como responder às mudanças na demanda de cálculo mais refinada?

Meng Jianyi: Este ano será um grande ano para inferência. Os modelos já ultrapassaram certos limites, e seu uso será mais profundo. Para transformar isso em produtividade, precisamos de agentes de IA interativos em grande escala, o que exige novas arquiteturas de CPU. A Nvidia, por exemplo, redefiniu sua arquitetura com o Vera, que possui recursos de alta capacidade de cálculo, segurança e IO. Os servidores atuais estão sendo redesenhados com chips maiores e mais próximos, mudando toda a arquitetura de CPU. Portanto, a arquitetura de CPU está passando por uma transformação. Além disso, há questões de poder de cálculo que já estamos abordando.

Pergunta: Quais são as estratégias atuais?

Meng Jianyi: Nosso Xuantie C950 foi otimizado para esse cenário, com alta performance, bom acesso e segurança, alinhando-se a essas demandas.

Pergunta: Com a transição para IA física, quais oportunidades o RISC-V tem em relação a outros chips?

Huang Shaorui: A Allwinner foca em produtos de ponta e de borda. Desde 2019, usamos RISC-V em nossos produtos. Apesar das dificuldades iniciais, o ecossistema evoluiu rapidamente, e hoje a implantação é quase instantânea. Para IA física, há oportunidades em aplicações de robótica, onde a necessidade de CPU geral mais IA é maior. O RISC-V está explorando essa direção, com modelos de alta eficiência e integração com sensores e segurança, ajudando a acelerar a transformação de setores industriais.

Pergunta: Quais grandes clientes já usam RISC-V?

Lu Dai: Empresas grandes, como a Alibaba, estão fazendo isso. No cenário internacional, grandes corporações também adotam RISC-V como produto principal, o que faz diferença.

Pergunta: O modelo Qwen usa os chips Xuantie para inferência e treinamento?

Meng Jianyi: Ainda não treinamos com eles, mas já usamos para inferência. Muitos modelos de Qwen já estão adaptados ao nosso ecossistema Xuantie.

Pergunta: Xangai tem vantagens na comunidade de código aberto?

肖建宏: A China avançou muito na indústria de semicondutores nos últimos anos. Nosso país já publica uma parcela significativa de trabalhos em conferências internacionais. Desde 2017, estamos envolvidos na evolução do ecossistema RISC-V, enfrentando dificuldades iniciais, mas com avanços contínuos. Em 2024, criamos o primeiro notebook RISC-V estável do mundo, e em 2025, o Xuantie C930 ultrapassará a barreira de entrada para chips de servidores. Nosso foco é evoluir o Xuantie de uma arquitetura de baixo desempenho para uma de alta performance, comercializável e de nível servidor, geração após geração.

Pergunta: Como a implementação de um chip unificado e padronizado foi possível?

Meng Jianyi: Nosso C950 combina desempenho geral com extensões específicas. Estamos expandindo o padrão RISC-V com instruções adicionais, otimizando armazenamento e rede, e promovendo sua padronização. Assim, podemos oferecer produtos de nicho mais avançados, com potencial de se tornarem padrão no futuro. Nosso objetivo é fornecer essa capacidade a todos, incentivando inovação e competição.

Pergunta: Como a indústria de energia e componentes de potência se encaixa na estratégia RISC-V?

姜涛: Na Nanjing Chipsee, produzimos fontes de energia de alta potência. Com o aumento do poder de cálculo, a gestão de energia se torna mais complexa. Sem o suporte do núcleo de ecologia aberta do DAMO, seria difícil para uma empresa de energia lidar com o aumento de poder de cálculo, especialmente com a crescente digitalização de chips.

Embora o RISC-V ainda seja como um “jovem” que precisa de apoio conjunto, sua competitividade de custo e modularidade o tornam uma arma poderosa para empresas que buscam avançar em produtos de alta gama e superar concorrentes.

Além disso, a Alibaba também participa ativamente na definição de padrões do RISC-V, liderando a padronização de chips de servidores, contribuindo para normas como BRS e RPMI, e promovendo discussões na comunidade Matrix.

Como Meng Jianyi afirmou, eles abandonaram as limitações de ecologia de NPUs tradicionais, optando por construir motores de aceleração de IA baseados em padrões como RVV dentro do grande ecossistema RISC-V, estabelecendo uma base para a prosperidade futura.

Isso não é apenas competição de produtos, mas uma disputa pela hegemonia na narrativa do ecossistema.

Entrevista com líderes e especialistas

Pergunta do全天候科技: Quais são os obstáculos atuais no desenvolvimento do RISC-V?

Meng Jianyi: O principal obstáculo é o tempo. Nosso processo é transformar um padrão RISC-V em IP, fabricar chips, e escalar a produção. Esse ciclo leva anos. Este é o quarto grande evento de ecologia Xuantie, realizado em Xangai. Em quatro anos, a expectativa é que um bilhão de unidades de RISC-V sejam produzidas por essas empresas, formando uma base sólida. Começamos essa cooperação há quatro anos.

Pergunta: Com o GTC da Nvidia recente, percebe-se uma mudança na demanda por poder de cálculo, com novos CPUs para data centers. Como responder às mudanças na demanda de cálculo mais refinada?

Meng Jianyi: Este ano será um grande ano para inferência. Os modelos já ultrapassaram certos limites, e seu uso será mais profundo. Para transformar isso em produtividade, precisamos de agentes de IA interativos em grande escala, o que exige novas arquiteturas de CPU. A Nvidia, por exemplo, redefiniu sua arquitetura com o Vera, que possui recursos de alta capacidade de cálculo, segurança e IO. Os servidores atuais estão sendo redesenhados com chips maiores e mais próximos, mudando toda a arquitetura de CPU. Portanto, a arquitetura de CPU está passando por uma transformação. Além disso, há questões de poder de cálculo que já estamos abordando.

Pergunta: Quais são as estratégias atuais?

Meng Jianyi: Nosso Xuantie C950 foi otimizado para esse cenário, com alta performance, bom acesso e segurança, alinhando-se a essas demandas.

Pergunta: Com a transição para IA física, quais oportunidades o RISC-V tem em relação a outros chips?

Huang Shaorui: A Allwinner foca em produtos de ponta e de borda. Desde 2019, usamos RISC-V em nossos produtos. Apesar das dificuldades iniciais, o ecossistema evoluiu rapidamente, e hoje a implantação é quase instantânea. Para IA física, há oportunidades em aplicações de robótica, onde a necessidade de CPU geral mais IA é maior. O RISC-V está explorando essa direção, com modelos de alta eficiência e integração com sensores e segurança, ajudando a acelerar a transformação de setores industriais.

Pergunta: Quais grandes clientes já usam RISC-V?

Lu Dai: Empresas grandes, como a Alibaba, estão fazendo isso. No cenário internacional, grandes corporações também adotam RISC-V como produto principal, o que faz diferença.

Pergunta: O modelo Qwen usa os chips Xuantie para inferência e treinamento?

Meng Jianyi: Ainda não treinamos com eles, mas já usamos para inferência. Muitos modelos de Qwen já estão adaptados ao nosso ecossistema Xuantie.

Pergunta: Xangai tem vantagens na comunidade de código aberto?

肖建宏: A China avançou muito na indústria de semicondutores nos últimos anos. Nosso país já publica uma parcela significativa de trabalhos em conferências internacionais. Desde 2017, estamos envolvidos na evolução do ecossistema RISC-V, enfrentando dificuldades iniciais, mas com avanços contínuos. Em 2024, criamos o primeiro notebook RISC-V estável do mundo, e em 2025, o Xuantie C930 ultrapassará a barreira de entrada para chips de servidores. Nosso foco é evoluir o Xuantie de uma arquitetura de baixo desempenho para uma de alta performance, comercializável e de nível servidor, geração após geração.

Pergunta: Como a implementação de um chip unificado e padronizado foi possível?

Meng Jianyi: Nosso C950 combina desempenho geral com extensões específicas. Estamos expandindo o padrão RISC-V com instruções adicionais, otimizando armazenamento e rede, e promovendo sua padronização. Assim, podemos oferecer produtos de nicho mais avançados, com potencial de se tornarem padrão no futuro. Nosso objetivo é fornecer essa capacidade a todos, incentivando inovação e competição.

Pergunta: Como a indústria de energia e componentes de potência se encaixa na estratégia RISC-V?

姜涛: Na Nanjing Chipsee, produzimos fontes de energia de alta potência. Com o aumento do poder de cálculo, a gestão de energia se torna mais complexa. Sem o suporte do núcleo de ecologia aberta do DAMO, seria difícil para uma empresa de energia lidar com o aumento de poder de cálculo, especialmente com a crescente digitalização de chips.

Embora o RISC-V ainda seja como um “jovem” que precisa de apoio conjunto, sua competitividade de custo e modularidade o tornam uma arma poderosa para empresas que buscam avançar em produtos de alta gama e superar concorrentes.

Além disso, a Alibaba também participa ativamente na definição de padrões do RISC-V, liderando a padronização de chips de servidores, contribuindo para normas como BRS e RPMI, e promovendo discussões na comunidade Matrix.

Como Meng Jianyi afirmou, eles abandonaram as limitações de ecologia de NPUs tradicionais, optando por construir motores de aceleração de IA baseados em padrões como RVV dentro do grande ecossistema RISC-V, estabelecendo uma base para a prosperidade futura.

Isso não é apenas competição de produtos, mas uma disputa pela hegemonia na narrativa do ecossistema.

Entrevista com líderes e especialistas

Pergunta do全天候科技: Quais são os obstáculos atuais no desenvolvimento do RISC-V?

Meng Jianyi: O principal obstáculo é o tempo. Nosso processo é transformar um padrão RISC-V em IP, fabricar chips, e escalar a produção. Esse ciclo leva anos. Este é o quarto grande evento de ecologia Xuantie, realizado em Xangai. Em quatro anos, a expectativa é que um bilhão de unidades de RISC-V sejam produzidas por essas empresas, formando uma base sólida. Começamos essa cooperação há quatro anos.

Pergunta: Com o GTC da Nvidia recente, percebe-se uma mudança na demanda por poder de cálculo, com novos CPUs para data centers. Como responder às mudanças na demanda de cálculo mais refinada?

Meng Jianyi: Este ano será um grande ano para inferência. Os modelos já ultrapassaram certos limites, e seu uso será mais profundo. Para transformar isso em produtividade, precisamos de agentes de IA interativos em grande escala, o que exige novas arquiteturas de CPU. A Nvidia, por exemplo, redefiniu sua arquitetura com o Vera, que possui recursos de alta capacidade de cálculo, segurança e IO. Os servidores atuais estão sendo redesenhados com chips maiores e mais próximos, mudando toda a arquitetura de CPU. Portanto, a arquitetura de CPU está passando por uma transformação. Além disso, há questões de poder de cálculo que já estamos abordando.

Pergunta: Quais são as estratégias atuais?

Meng Jianyi: Nosso Xuantie C950 foi otimizado para esse cenário, com alta performance, bom acesso e segurança, alinhando-se a essas demandas.

Pergunta: Com a transição para IA física, quais oportunidades o RISC-V tem em relação a outros chips?

Huang Shaorui: A Allwinner foca em produtos de ponta e de borda. Desde 2019, usamos RISC-V em nossos produtos. Apesar das dificuldades iniciais, o ecossistema evoluiu rapidamente, e hoje a implantação é quase instantânea. Para IA física, há oportunidades em aplicações de robótica, onde a necessidade de CPU geral mais IA é maior. O RISC-V está explorando essa direção, com modelos de alta eficiência e integração com sensores e segurança, ajudando a acelerar a transformação de setores industriais.

Pergunta: Quais grandes clientes já usam RISC-V?

Lu Dai: Empresas grandes, como a Alibaba, estão fazendo isso. No cenário internacional, grandes corporações também adotam RISC-V como produto principal, o que faz diferença.

Pergunta: O modelo Qwen usa os chips Xuantie para inferência e treinamento?

Meng Jianyi: Ainda não treinamos com eles, mas já usamos para inferência. Muitos modelos de Qwen já estão adaptados ao nosso ecossistema Xuantie.

Pergunta: Xangai tem vantagens na comunidade de código aberto?

肖建宏: A China avançou muito na indústria de semicondutores nos últimos anos. Nosso país já publica uma parcela significativa de trabalhos em conferências internacionais. Desde 2017, estamos envolvidos na evolução do ecossistema RISC-V, enfrentando dificuldades iniciais, mas com avanços contínuos. Em 2024, criamos o primeiro notebook RISC-V estável do mundo, e em 2025, o Xuantie C930 ultrapassará a barreira de entrada para chips de servidores. Nosso foco é evoluir o Xuantie de uma arquitetura de baixo desempenho para uma de alta performance, comercializável e de nível servidor, geração após geração.

Pergunta: Como a implementação de um chip unificado e padronizado foi possível?

Meng Jianyi: Nosso C950 combina desempenho geral com extensões específicas. Estamos expandindo o padrão RISC-V com instruções adicionais, otimizando armazenamento e rede, e promovendo sua padronização. Assim, podemos oferecer produtos de nicho mais avançados, com potencial de se tornarem padrão no futuro. Nosso objetivo é fornecer essa capacidade a todos, incentivando inovação e competição.

Pergunta: Como a indústria de energia e componentes de potência se encaixa na estratégia RISC-V?

姜涛: Na Nanjing Chipsee, produzimos fontes de energia de alta potência. Com o aumento do poder de cálculo, a gestão de energia se torna mais complexa. Sem o suporte do núcleo de ecologia aberta do DAMO, seria difícil para uma empresa de energia lidar com o aumento de poder de cálculo, especialmente com a crescente digitalização de chips.

Embora o RISC-V ainda seja como um “jovem” que precisa de apoio conjunto, sua competitividade de custo e modularidade o tornam uma arma poderosa para empresas que buscam avançar em produtos de alta gama e superar concorrentes.

Além disso, a Alibaba também participa ativamente na definição de padrões do RISC-V, liderando a padronização de chips de servidores, contribuindo para normas como BRS e RPMI, e promovendo discussões na comunidade Matrix.

Como Meng Jianyi afirmou, eles abandonaram as limitações de ecologia de NPUs tradicionais, optando por construir motores de aceleração de IA baseados em padrões como RVV dentro do grande ecossistema RISC-V, estabelecendo uma base para a prosperidade futura.

Isso não é apenas competição de produtos, mas uma disputa pela hegemonia na narrativa do ecossistema.

Entrevista com líderes e especialistas

Pergunta do全天候科技: Quais são os obstáculos atuais no desenvolvimento do RISC-V?

Meng Jianyi: O principal obstáculo é o tempo. Nosso processo é transformar um padrão RISC-V em IP, fabricar chips, e escalar a produção. Esse ciclo leva anos. Este é o quarto grande evento de ecologia Xuantie, realizado em Xangai. Em quatro anos, a expectativa é que um bilhão de unidades de RISC-V sejam produzidas por essas empresas, formando uma base sólida. Começamos essa cooperação há quatro anos.

Pergunta: Com o GTC da Nvidia recente, percebe-se uma mudança na demanda por poder de cálculo, com novos CPUs para data centers. Como responder às mudanças na demanda de cálculo mais refinada?

Meng Jianyi: Este ano será um grande ano para inferência. Os modelos já ultrapassaram certos limites, e seu uso será mais profundo. Para transformar isso em produtividade, precisamos de agentes de IA interativos em grande escala, o que exige novas arquiteturas de CPU. A Nvidia, por exemplo, redefiniu sua arquitetura com o Vera, que possui recursos de alta capacidade de cálculo, segurança e IO. Os servidores atuais estão sendo redesenhados com chips maiores e mais próximos, mudando toda a arquitetura de CPU. Portanto, a arquitetura de CPU está passando por uma transformação. Além disso, há questões de poder de cálculo que já estamos abordando.

Pergunta: Quais são as estratégias atuais?

Meng Jianyi: Nosso Xuantie C950 foi otimizado para esse cenário, com alta performance, bom acesso e segurança, alinhando-se a essas demandas.

Pergunta: Com a transição para IA física, quais oportunidades o RISC-V tem em relação a outros chips?

Huang Shaorui: A Allwinner foca em produtos de ponta e de borda. Desde 2019, usamos RISC-V em nossos produtos. Apesar das dificuldades iniciais, o ecossistema evoluiu rapidamente, e hoje a implantação é quase instantânea. Para IA física, há oportunidades em aplicações de robótica, onde a necessidade de CPU geral mais IA é maior. O RISC-V está explorando essa direção, com modelos de alta eficiência e integração com sensores e segurança, ajudando a acelerar a transformação de setores industriais.

Pergunta: Quais grandes clientes já usam RISC-V?

Lu Dai: Empresas grandes, como a Alibaba, estão fazendo isso. No cenário internacional, grandes corporações também adotam RISC-V como produto principal, o que faz diferença.

Pergunta: O modelo Qwen usa os chips Xuantie para inferência e treinamento?

Meng Jianyi: Ainda não treinamos com eles, mas já usamos para inferência. Muitos modelos de Qwen já estão adaptados ao nosso ecossistema Xuantie.

Pergunta: Xangai tem vantagens na comunidade de código aberto?

肖建宏: A China avançou muito na indústria de semicondutores nos últimos anos. Nosso país já publica uma parcela significativa de trabalhos em conferências internacionais. Desde 2017, estamos envolvidos na evolução do ecossistema RISC-V, enfrentando dificuldades iniciais, mas com avanços contínuos. Em 2024, criamos o primeiro notebook RISC-V estável do mundo, e em 2025, o Xuantie C930 ultrapassará a barreira de entrada para chips de servidores. Nosso foco é evoluir o Xuantie de uma arquitetura de baixo desempenho para uma de alta performance, comercializável e de nível servidor, geração após geração.

Pergunta: Como a implementação de um chip unificado e padronizado foi possível?

Meng Jianyi: Nosso C950 combina desempenho geral com extensões específicas. Estamos expandindo o padrão RISC-V com instruções adicionais, otimizando armazenamento e rede, e promovendo sua padronização. Assim, podemos oferecer produtos de nicho mais avançados, com potencial de se tornarem padrão no futuro. Nosso objetivo é fornecer essa capacidade a todos, incentivando inovação e competição.

Pergunta: Como a indústria de energia e componentes de potência se encaixa na estratégia RISC-V?

姜涛: Na Nanjing Chipsee, produzimos fontes de energia de alta potência. Com o aumento do poder de cálculo, a gestão de energia se torna mais complexa. Sem o suporte do núcleo de ecologia aberta do DAMO, seria difícil para uma empresa de energia lidar com o aumento de poder de cálculo, especialmente com a crescente digitalização de chips.

Embora o RISC-V ainda seja como um “jovem” que precisa de apoio conjunto, sua competitividade de custo e modularidade o tornam uma arma poderosa para empresas que buscam avançar em produtos de alta gama e superar concorrentes.

Além disso, a Alibaba também participa ativamente na definição de padrões do RISC-V, liderando a padronização de chips de servidores, contribuindo para normas como BRS e RPMI, e promovendo discussões na comunidade Matrix.

Como Meng Jianyi afirmou, eles abandonaram as limitações de ecologia de NPUs tradicionais, optando por construir motores de aceleração de IA baseados em padrões como RVV dentro do grande ecossistema RISC-V, estabelecendo uma base para a prosperidade futura.

Isso não é apenas competição de produtos, mas uma disputa pela hegemonia na narrativa do ecossistema.

Ver original
Esta página pode conter conteúdos de terceiros, que são fornecidos apenas para fins informativos (sem representações/garantias) e não devem ser considerados como uma aprovação dos seus pontos de vista pela Gate, nem como aconselhamento financeiro ou profissional. Consulte a Declaração de exoneração de responsabilidade para obter mais informações.
  • Recompensa
  • Comentar
  • Republicar
  • Partilhar
Comentar
Adicionar um comentário
Adicionar um comentário
Nenhum comentário
  • Fixar